- 5 resultaten
laagste prijs: € 85,80, hoogste prijs: € 141,68, gemiddelde prijs: € 111,71
1
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - Ho, Tsung-Yi, Chang, Yao-Wen, Chen, Sao-Jie
bestellen
bij amazon.co.uk
£ 74,79
(ongeveer € 85,80)
verzending: € 5,511
bestellenGesponsorde link
Ho, Tsung-Yi, Chang, Yao-Wen, Chen, Sao-Jie:

Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - pocketboek

2010, ISBN: 9789048175628

Springer, Paperback, Auflage: Softcover reprint of hardcover 1st ed. 2007, 120 Seiten, Publiziert: 2010-11-25T00:00:01Z, Produktgruppe: Book, Hersteller-Nr.: biography, 0.18 kg, Computer … Meer...

Verzendingskosten:Die angegebenen Versandkosten können von den tatsächlichen Kosten abweichen. (EUR 5.51)
2
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - Ho, Tsung-Yi
bestellen
bij Amazon.de (Intern. Bücher)
€ 119,99
verzending: € 0,001
bestellenGesponsorde link

Ho, Tsung-Yi:

Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - pocketboek

2010, ISBN: 9789048175628

Mitwirkende: Chang, Yao-Wen, Mitwirkende: Chen, Sao-Jie, Springer, Taschenbuch, Auflage: Softcover reprint of hardcover 1st ed. 2007, 120 Seiten, Publiziert: 2010-11-25T00:00:01Z, Produkt… Meer...

Verzendingskosten:Auf Lager. Lieferung von Amazon. (EUR 0.00) Amazon.de
3
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - Ho, Tsung-Yi
bestellen
bij Amazon.de (Intern. Bücher)
€ 101,09
verzending: € 3,001
bestellenGesponsorde link
Ho, Tsung-Yi:
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - pocketboek

2010

ISBN: 9789048175628

Mitwirkende: Chang, Yao-Wen, Mitwirkende: Chen, Sao-Jie, Springer, Taschenbuch, Auflage: Softcover reprint of hardcover 1st ed. 2007, 120 Seiten, Publiziert: 2010-11-25T00:00:01Z, Produkt… Meer...

Verzendingskosten:Die angegebenen Versandkosten können von den tatsächlichen Kosten abweichen. (EUR 3.00)
4
Full-Chip Nanometer Routing Techniques Tsung-Yi Ho Author
bestellen
bij BarnesandNoble.com
€ 109,99
bestellenGesponsorde link
Full-Chip Nanometer Routing Techniques Tsung-Yi Ho Author - nieuw boek

ISBN: 9789048175628

This book presents a novel multilevel full-chip router, namely mSIGMA for SIGnal-integrity and MAnufacturability optimization. These routing technologies will ensure faster time-to-market… Meer...

new in stock. Verzendingskosten:zzgl. Versandkosten., exclusief verzendingskosten
5
bestellen
bij Biblio.co.uk
$ 149,33
(ongeveer € 141,68)
verzending: € 12,131
bestellenGesponsorde link
Ho, Tsung-Yi:
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing) - pocketboek

ISBN: 9789048175628

paperback. Good. Access codes and supplements are not guaranteed with used items. May be an ex-library book., 2.5

Verzendingskosten: EUR 12.13 Bonita

1Aangezien sommige platformen geen verzendingsvoorwaarden meedelen en deze kunnen afhangen van het land van levering, de aankoopprijs, het gewicht en de grootte van het artikel, een eventueel lidmaatschap van het platform, een rechtstreekse levering door het platform of via een derde aanbieder (Marktplaats), enz., is het mogelijk dat de door euro-boek.nl meegedeelde verzendingskosten niet overeenstemmen met deze van het aanbiedende platform.

Bibliografische gegevens van het best passende boek

Bijzonderheden over het boek
Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing)

This book presents a novel multilevel full-chip router, namely mSIGMA for SIGnal-integrity and MAnufacturability optimization. These routing technologies will ensure faster time-to-market and time-to-profitability. The book includes a detailed description on the modern VLSI routing problems, and multilevel optimization on routing design to solve the chip complexity problem.

Gedetalleerde informatie over het boek. - Full-Chip Nanometer Routing Techniques (Analog Circuits and Signal Processing)


EAN (ISBN-13): 9789048175628
ISBN (ISBN-10): 9048175623
Gebonden uitgave
pocket book
Verschijningsjaar: 2010
Uitgever: Springer
120 Bladzijden
Gewicht: 0,193 kg
Taal: eng/Englisch

Boek bevindt zich in het datenbestand sinds 2011-11-04T13:16:44+01:00 (Amsterdam)
Detailpagina laatst gewijzigd op 2023-10-27T16:58:45+02:00 (Amsterdam)
ISBN/EAN: 9789048175628

ISBN - alternatieve schrijfwijzen:
90-481-7562-3, 978-90-481-7562-8
alternatieve schrijfwijzen en verwante zoekwoorden:
Titel van het boek: chip, techniques routing


Gegevens van de uitgever

Auteur: Tsung-Yi Ho; Yao-Wen Chang; Sao-Jie Chen
Titel: Analog Circuits and Signal Processing; Full-Chip Nanometer Routing Techniques
Uitgeverij: Springer; Springer Netherland
102 Bladzijden
Verschijningsjaar: 2010-11-25
Dordrecht; NL
Gedrukt / Gemaakt in
Gewicht: 0,454 kg
Taal: Engels
106,99 € (DE)
109,99 € (AT)
118,00 CHF (CH)
POD
XVIII, 102 p.

BC; Circuits and Systems; Hardcover, Softcover / Technik/Elektronik, Elektrotechnik, Nachrichtentechnik; Schaltkreise und Komponenten (Bauteile); Verstehen; Design for manufacturing; Multilevel optimization; Signal integrity; VLSI; VLSI physical design; VLSI routing; algorithms; architecture; construction; model; optimization; Computer-Aided Engineering (CAD, CAE) and Design; Nanotechnology; Electronic Circuits and Systems; Computer-Aided Engineering (CAD, CAE) and Design; Nanotechnology; Computer-Aided Design (CAD); Nanotechnologie; BB

List of Figures. List of Tables. Preface. Acknowledgments. 1. INTRODUCTION. 1 Down to the Wire. 2 Routing Problems. 2.1 Flat Routing Framework. 2.2 Hierarchical Routing Framework. 2.3 Multilevel Routing Framework. 3 Organization of the Book. 3.1 Multilevel Routing Framework. 3.2 Multilevel Full-Chip Routing Considering Crosstalk and Performance. 3.3 Multilevel Full-Chip Routing Considering Antenna Effect Avoidance. 3.4 Multilevel Full-Chip Routing for the X-Based Architecture. 2. ROUTING CHALLENGES FOR NANOMETER TECHNOLOGY. 1 Routing Requirement for the Nanometer Era. 1.1 Signal-Integrity Problems. 1.2 Manufacturability Problems. 3. MULTILEVEL FULL-CHIP ROUTING. 1 Introduction. 2 Elmore Delay Model. 3 Multilevel Routing Framework. 3.1 Performance-Driven Routing Tree Construction. 3.2 Crosstalk-Driven Layer/Track Assignment. 4 Experimental Results. 5 Summary. 4. MULTILEVEL FULL-CHIP ROUTING CONSIDERING ANTENNA EFFECT AVOIDANCE. 1 Introduction. 2 Antenna Effect Damage. 3 Multilevel Routing Framework. 3.1 Bottom-Up Optimal Jumper Prediction. 3.2 Multilevel Routing with Antenna Avoidance. 4 Experimental Results. 5 Summary. 5. MULTILEVEL FULL-CHIP ROUTING FOR THE X-BASED ARCHITECTURE. 1 Introduction. 2 Multilevel X-Routing Framework. 3 X-Architecture Steiner Tree Construction. 3.1 Three-Terminal Net Routing Based on X-Architecture. 3.2 X-Steiner Tree Algorithm by Delaunay Triangulation. 4 Routability-Driven Pattern Routing. 5 Trapezoid-Shaped Track Assignment. 6 Experimental Results. 7 Summary 6. CONCLUDING REMARKS AND FUTURE WORK. 1 Multilevel Routing Framework. 2 Routing Challenges for Nanometer Technology. 3 Multilevel Full-Chip Routing Considering Crosstalk and Performance. 4 Multilevel Full-Chip Routing Considering Antenna Effect Avoidance. 5 Multilevel Full-Chip Routing for the X-Based Architecture. 6 Future Research Directions. References.

< naar Archief...